Видео
Перепрограммируемость устройств Xilinx позволяет разработчикам адаптироваться к специфическим потребностям клиентов и предоставлять дополнительные функции через обновление программного обеспечения, производимое непосредственно на их системах «на лету» .
Проектируете систему высокоскоростного аналогового ввода-вывода? Разрабатываете SDR или ФАР? Вам будут интересны решения на базе стандартов JEDEC JESD204B и JESD204C.
Посмотрите вебинар, посвящённый реализации протокола семейства JESD204 в устройствах на ПЛИС Xilinx.
Посмотрите обзорный вебинар по функциональным модулям СВЧ устройств от компаний КНР и получите всю необходимую информацию для приобретения подходящего Вам аналогового устройства.
В этом видео Вы узнаете, как компания Xilinx интегрировала 58 Гбит/с приемопередатчики PAM4 в семейство ПЛИС 16 нм Virtex® UltraScale+™. Созданные на основе ведущих высокотехнологичных ПЛИС, новые компоненты удваивают пропускную способность оборудования обмена данными между Дата-центрами, сетей стандарта 5G, телекоммуникационного оборудования, тестового и измерительного оборудования, а также аэрокосмических и оборонных систем.
Vivado HLS – САПР компании Xilinx для создания цифровых устройств на базе ПЛИС с применением языков высокого уровня. Важным преимуществом САПР Vivado HLS является возможность для инженеров, разрабатывающих программы для #ПЛИС, работать на более высоком уровне абстракции.
В видео продемонстрирована способность Системы на кристалле Zynq UltraScale+ MPSoC от Xilinx перекодировать в режиме реального времени видео из потока H.264 (60 мегабит в секунду) в H.265 (10 мегабит в секунду) без потери качества, при этом многократно снижая размер файла.
Нужна система на кристалле, но не хотите ограничивать свой выбор проприетарными решениями? Тогда Ваш выбор – свободные процессорные IP-ядра!
Какими бывают свободные процессорные IP-ядра, где их взять и как правильно выбрать – ответы на все эти вопросы получат участники предстоящего вебинара.
Вы увидите пример реализации системы на кристалле на основе процессорного ядра RISC-V и отладочной платы ARTY на базе ПЛИС Xilinx Artix-7.
«Макро ЕМС» – контрактный производитель электроники с 15-ти летним опытом и собственным производством в Санкт-Петербурге. Входит в группу компаний «Макро Групп»
Показана реализация алгоритма SHA-256 для майнинга Bitcoin на ПЛИС Xilinx. Для демонстрации используется отладочная плата Virtex VC707 (EK-V7-VC707-G).
Будет интересно разработчикам, не знакомым с майнингом Bitcoin на ПЛИС, но желающих сделать быстрый старт в данном направлении.
Какое энергопотребление у ESP-WROOM-32 Espressif Systems и на сколько хватит батарейки для питания этого модуля в видеозаписи вебинара. Сделан обзор работы режимов низкого энергопотребления модуля ESP-WROOM-32.
Вы увидите демонстрацию работы Wi-Fi счетчика воды на базе модуля ESP-WROOM-32. Узнаете, как работать с Wi-Fi/Bluetooth модулем и программировать процессоры. Научитесь управлять режимами энергопотребления.